#### LENGUAJE DE DESCRIPCION DE HARDWARE



#### LENGUAJE DE DESCRIPCION DE HARDWARE



### LENGUAJE DE DESCRIPCION DE HARDWARE



## **Dispositivos Programables**



FIGURE 7.13
Basic configuration of three PLDs

# PLA

 $F_1 = AB' + AC + A'BC'$ 



FIGURE 7.14
PLA with three inputs, four product terms, and two outputs

# PAL



FIGURE 7.16
PAL with four inputs, four outputs, and a three-wide AND-OR structure

PAL

**Table 7.6** *PAL Programming Table* 

|              | AND Inputs |   |   | uts |   |                         |  |  |
|--------------|------------|---|---|-----|---|-------------------------|--|--|
| Product Term | Α          | В | C | D   | w | Outputs                 |  |  |
| 1            | 1          | 1 | 0 | _   | _ | w = ABC' + A'B'CD'      |  |  |
| 2            | 0          | 0 | 1 | 0   | _ |                         |  |  |
| 3            | _          | _ | _ | _   | _ |                         |  |  |
| 4            | 1          | _ | _ | _   | _ | x = A + BCD             |  |  |
| 5            | _          | 1 | 1 | 1   | _ |                         |  |  |
| 6            | _          | _ | _ | _   | _ |                         |  |  |
| 7            | 0          | 1 | _ | _   | _ | y = A'B + CD + B'D'     |  |  |
| 8            | _          | _ | 1 | 1   | _ |                         |  |  |
| 9            | _          | 0 | _ | 0   | _ |                         |  |  |
| 10           | _          | _ | _ | _   | 1 | z = w + AC'D' + A'B'C'D |  |  |
| 11           | 1          | _ | 0 | 0   | _ |                         |  |  |
| 12           | 0          | 0 | 0 | 1   | _ |                         |  |  |



FIGURE 7.17
Fuse map for PAL as specified in Table 7.6

### SPLD - CPLD- FPGA



**FIGURE 7.18** Sequential programmable logic device



Basic macrocell logic

## SPLD - CPLD- FPGA



FIGURE 7.20
General CPLD configuration



## FPGA - CLB



FIGURE 7.22
CLB architecture

## FPGA - Block RAM



FIGURE 7.26
Distributed RAM cell formed from a lookup table

### FPGA - Block RAM Dual Port



FIGURE 7.27 Spartan dual-port RAM



**FIGURE 7.23** RAM cell controlling a PIP transmission gate



**FIGURE 7.24** Circuit for a programmable PIP

## FPGA - IOB



FIGURE 7.25 XC4000 series IOB

## FPGA - IOB



Figure 10-1: Simplified IOB Diagram

#### FPGA - IOB

Figure 10-5: Output Buffer (OBUF) Symbol



Figure 10-6: 3-State Output Buffer (OBUFT) Symbol



Figure 10-7: Input/Output Buffer (IOBUF) Symbol



Figure 10-3: Global Clock Input Buffer (IBUFG) Symbol



Figure 10-4: Differential Input Buffer (IBUFDS) Symbol

**Table 7.8** *Spartan II Device Attributes* 

| Spartan II FPGAs          | XC2S15 | XC2S30  | XC2S50  | XC2S100  | XC2S150  | XC2S200  |
|---------------------------|--------|---------|---------|----------|----------|----------|
| System Gates <sup>1</sup> | 6K-15K | 13K-30K | 23K-50K | 37K-100K | 52K-150K | 71K-200K |
| Logic Cells <sup>2</sup>  | 432    | 972     | 1,728   | 2,700    | 3,888    | 5,292    |
| Block RAM Bits            | 16,384 | 24,576  | 32,768  | 40,960   | 49,152   | 57,344   |
| Max Avail I/O             | 86     | 132     | 176     | 196      | 260      | 284      |

 $<sup>^120\</sup>text{--}30\%$  of CLBs as RAM.

<sup>&</sup>lt;sup>2</sup>1 Logic cell = four-input lookup table + flip-flop.



FIGURE 7.28 Spartan II architecture



FIGURE 7.29
Spartan II CLB slice



FIGURE 7.30 Spartan II IOB

#### **VHDL**

El lenguaje de programación VHDL (Very High Speed Integrated Circuit Hardware Description Languaje) es un lenguaje que describe el comportamiento del circuito, es decir describe el hardware

En la Fig 1 se observan los tres estilos de descripción



Fig. 1 Estilos de descripción VHDL

VHDL – Lenguaje para síntesis y modelado de circuitos – Fernado Pardo y Jose Boluda Editorial Alfaomega

VHDL - David Maxinez - Editorial C.E.C.S.A

## **VHDL**

### ESTRUCTURA BASICA DE UN ARCHIVO FUENTE VHDL

| ENCABEZAMIENTO | Library <nombre_libreria> Use<nombre_librería>.<nombre_paquete>. all</nombre_paquete></nombre_librería></nombre_libreria>                                                                                                                                                                                                                                                                                                     |  |  |  |  |
|----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| ENTIDAD        | Entity <nombre_entidad>is <li>listado de puertos&gt;Declaración de pines end <nombre_entidad>;</nombre_entidad></li></nombre_entidad>                                                                                                                                                                                                                                                                                         |  |  |  |  |
| ARQUITECTURA   | Architecture <nombre_arquitectura> of<nombre_entidad> isDeclaracion de señales internasDeclaracion de tipos de datos definidos por el usuarioDeclaracion de componentes en caso de instanciación beginCuerpo de la arquitecturaSe define la funcionalidad del diseño con:Asignaciones concurrentesProcesosInstanciación de componentes end<nombre_arquitectura>;</nombre_arquitectura></nombre_entidad></nombre_arquitectura> |  |  |  |  |

#### **VHDL**

### **ENTIDAD Y ARQUITECTURA**



Fig. 4 Entidad y Arquitectura

#### **PUERTOS:**

IN: ESTE PUERTO (DE ENTRADA) SE PUEDE SOLO LEER NUNCA ESCRIBIR

OUT: ESTE PUERTO (DE SALIDA) SE PUEDE SOLO ESCRIBIR NUNCA LEER, EL VALOR

DE LA SEÑAL NO PUEDE USARSE DENTRO DE LA ENTIDAD

**INOUT:** (ENTRADA-SALIDA) PERMITE LECTURA Y ESCRITURA

BUFFER: (SALIDA) PERMITE LECTURA Y ESCRITURA, EL VALOR DE LA SEÑAL PUEDE

USARSE DENTRO DE LA ENTIDAD

### ANÁLISIS DE CÓDIGO VHDL

```
PORT (x1, x2, x3, x4: IN BIT;
f,g: OUT BIT);

END ejemplo2;

ARCHITECTURE LogicFunc OF ejemplo2 IS
BEGIN
f <= (x1 AND x3) OR (NOT x3 AND x2);
g <= (NOT x3 OR x1) AND (NOT x3 OR x4);
END LogicFunc;
```

**ENTITY** ejemplo2 IS



- STD\_LOGIC
- STD\_LOGIC\_VECTOR
- SIGNAL
- IEEE 1164
   library IEEE;
   use IEEE.STD\_LOGIC\_1164.ALL;
- STD\_LOGIC

```
PACKAGE std_logic_1164 IS
```

- STD\_LOGIC\_VECTOR
- A: std\_logic\_vector(3 downto 0) | A: std\_logic\_vector(0 to 3)



- A(0) <='1';
- dato<=A(0) & A1 (3) & A1(5); -- Concatenación</li>

- Signals:
  - •Se declaran dentro de la arquitectura.
  - Tienen las mismas propiedades que los puertos.
  - •No salen fuera de la arquitectura.
  - Son cables y señales internas del dispositivo.
  - Se asignan igual que los puertos.
  - Son bidireccionales.
- Declaracion
- •<nombre>: tipo;
- •D : std\_logic;
- •D2: std\_logic\_vector(0 to 10);
- •D3. std\_logic\_vector(10 downto 0)



```
architecture Behavioral of compuerta is
Signal S1: std_logic;
begin
out1<=S1;
S1<= A and B;
OUT2<= S1 and C;
end Behavioral;
```

# VHDL STD LOGIC

```
IEEE 1164
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
STD_LOGIC
```

PACKAGE std logic 1164 IS

```
TYPE std_ulogic IS ( 'U', -- Uninitialized

'X', -- Forcing Unknown

'O', -- Forcing 0

'1', -- Forcing 1

'Z', -- High Impedance

'W', -- Weak Unknown

'L', -- Weak 0

'H', -- Weak 1

'-' -- Don't care
```

# VHDL STD LOGIC

STD\_LOGIC\_VECTOR

A: STD\_LOGIC\_VECTOR(3 DOWNTO 0) | A: STD\_LOGIC\_VECTOR(0 TO 3)



- Signals:
  - •Se declaran dentro de la arquitectura.
  - Tienen las mismas propiedades que los puertos.
  - •No salen fuera de la arquitectura.
  - Son cables y señales internas del dispositivo.
  - •Se asignan igual que los puertos.
  - Son bidireccionales.
- Declaración
- •<nombre>: tipo;
- •D : std\_logic;
- •D2: std\_logic\_vector(0 to 10);
- •D3. std\_logic\_vector(10 downto 0)



```
architecture Behavioral of compuerta is
Signal S1: std_logic;
begin
out1<=S1;
S1<= A and B;
OUT2<= S1 and C;
end Behavioral;
```

# VHDL — ISE TEMPLATES



# VHDL — ISE TEMPLATES



# TEMPLATE

# TEMPLATE BCD-7SEG

#### WITH HEX SELECT

```
LED<= "1111001" WHEN "0001", --1
   "0100100" WHEN "0010", --2
                                     "0001000" when "1010", --A
   "0110000" WHEN "0011", --3
                                         "0000011" when "1011", --b
                                         "1000110" when "1100", --C
   "0011001" WHEN "0100", --4
                                         "0100001" when "1101", --d
   "0010010" WHEN "0101", --5
                                         "0000110" when "1110", --E
   "0000010" WHEN "0110", --6
                                         "0001110" when "1111", --F
                                         "1000000" when others; --0
   "1111000" WHEN "0111", --7
   "0000000" WHEN "1000", --8
   "0010000" WHEN "1001", --9
```

# Entidad

ENTITY BCD\_7SEGMENT IS

PORT (ENTRADA: IN STD\_LOGIC\_VECTOR (3 DOWNTO 0);

SALIDA: OUT STD\_LOGIC\_VECTOR (6 DOWNTO 0));

END BCD\_7SEGMENT;



# Arquitectura

ARCHITECTURE BEHAVIORAL OF BCD\_7SEGMENT IS

```
"1111000" when "0111", --7
BEGIN
                                                 "0000000" when "1000", --8
                                                 "0010000" when "1001", --9
  WITH ENTRADA SELECT
                                                 "0001000" when "1010", --A
 SALIDA <= "1111001" WHEN "0001", --1
                                                 "0000011" when "1011", --b
     "0100100" WHEN "0010", --2
                                                "1000110" when "1100", --C
                                                 "0100001" when "1101", --d
     "0110000" WHEN "0011", --3
                                                 "0000110" when "1110", --E
     "0011001" WHEN "0100", --4
                                                 "0001110" when "1111", --F
     "0010010" WHEN "0101", --5
                                                 "1000000" when others; --0
                                           end Behavioral:
     "0000010" WHEN "0110", --6
```

# when - else

# Arquitectura

END BEHAVIORAL:

ARCHITECTURE BEHAVIORAL OF BCD\_7SEGMENT IS
BEGIN

```
SALIDA<= "1111001" WHEN ENTRADA="0001" ELSE --1

"0100100" WHEN ENTRADA="0010" ELSE --2

"0110000" WHEN ENTRADA="0011" ELSE --3

"0011001" WHEN ENTRADA="0100" ELSE --4

"0010010" WHEN ENTRADA="0101" ELSE --5

"0000010" WHEN ENTRADA="0110" ELSE --6

"1111000" WHEN ENTRADA="0111" ELSE --7

"0000000" WHEN ENTRADA="1000" ELSE --8

"0010000" WHEN ENTRADA="1001" ELSE --9

"1000000"; --0
```

# Rtl schematic



